디지털회로실험 예비보고서-산술논리 연산 장치
페이지 정보
작성일 24-04-19 11:46
본문
Download : 디지털회로실험 예비보고서-산술논리 연산 장치.hwp
몇몇 프로세서들에서는 ALU가 연산장치(AU)와 논리장치(LU)의 두
부분으로 나뉘어져있는 경우도 있다 또, 어떤 프로세서들은 1개 이상의 AU가 장착된
경우도 있는데, 예를 들어 고정 소숫점 연산을 위한 것과 부동 소숫점 연산을 위한 전용
AU를 별도로 두는 경우이다 (PC의 부동 소숫점 연산은 별도로 분리된 칩에 있는 부동
소…(skip)
(2) 산술 연산 장치
가) 내부는 기본적으로 전 가산기로 구성되어 있으며, 이를 이용하여 가산 및 감산을 수행함.
나) 산술 연산 장치 구성 : 전 가산기 회로를 이용한 병렬 가산기로 구성됨,
다) 다음 7가지의 산술연산이 가능하다고 가정한다.
디지털회로실험 예비보고서-산술논리 연산 장치
디지털회로실험 예비보고서-산술논리 연산 장치
설명
Download : 디지털회로실험 예비보고서-산술논리 연산 장치.hwp( 78 )
실험과제/전기전자
디지털회로실험,예비보고서-산술논리,연산,장치,전기전자,실험과제
순서
디지털회로실험 예비보고서-산술논리 연산 장치 , 디지털회로실험 예비보고서-산술논리 연산 장치전기전자실험과제 , 디지털회로실험 예비보고서-산술논리 연산 장치
디지털회로實驗 예비보고서
( 산술논리연산장치)
♣
과목명
:
♣
담당교수
:
♣
학번
:
♣
전공
:
♣
이름
:
♣
조
:
■ 實驗title : 산술논리연산장치
■ 관련theory(이론)
(1) ALU (arithmetic-logic unit) ; 산술논리 연산장치
ALU는 중앙처리장치의 일부로서 컴퓨터 명령어 내에 있는 연산자들에 대해 연산과 논리동작을 담당한다.
(a) (덧셈)
(b) (캐리를 갖는 덧셈)
(c) (B의 1의 보수를 갖는 덧셈)
(d) (뺄셈)
(e) (A의 전달)
(f) (A을 1만큼 증가)
(g) (A을 1만클 감소)
다.